ASIC設計服務暨IP研發銷售廠商智原科技(3035)日前發表基於聯電40eHV與40LP製程的新一代記憶體編譯器(SRAM compiler)。這個編譯器結合聯電最新的0.213um²儲存單元(bit cell)技術與智原的最佳化記憶體週邊電路設計,可自動輸出具有世界最小儲存單元面積的記憶體區塊,尤其在40eHV製程的版本,可顯著地為行動裝置顯示器驅動IC(MDDI)應用降低成本。...
↧